成功加入购物车

去购物车结算 X
十方书简
  • VerilogHDL数字集成电路设计原理与应用(第3版)
图文详情

VerilogHDL数字集成电路设计原理与应用(第3版)

举报
  • 作者: 
  • 出版社:    西安电子科大
  • ISBN:    9787560667843
  • 出版时间: 
  • 装帧:    平装
  • 开本:    16开
  • 作者: 
  • 出版社:  西安电子科大
  • ISBN:  9787560667843
  • 出版时间: 
  • 装帧:  平装
  • 开本:  16开

售价 26.08 4.6折

定价 ¥57.00 

品相 全新

优惠 满包邮

优惠 满减券
    发货
    承诺48小时内发货
    运费
    本店暂时无法向该地区发货

    延迟发货说明

    时间:
    说明:

    上书时间2025-04-17

    数量
    库存26
    微信扫描下方二维码
    微信扫描打开成功后,点击右上角”...“进行转发

    卖家超过10天未登录

    店铺等级
    资质认证
    90天平均
    成功完成
    93% (5256笔)
    好评率
    99.97%
    发货时间
    15.26小时
    • 商品详情
    • 店铺评价
    立即购买 加入购物车 收藏
    手机购买
    微信扫码访问
    • 商品分类:
      综合性图书
      货号:
      32181058
      商品描述:
      目录
      第1章  Verilog HDL数字集成电路设计方法概述
        1.1  数字集成电路的发展和设计方法的演变
        1.2  硬件描述语言
        1.3  功能模块的可重用性与IP核
        1.4  Verilog HDL的发展和国际标准
        1.5  Verilog HDL在数字集成电路设计中的优点
        1.6  Verilog HDL在数字集成电路设计流程中的作用
        本章小结
        思考题和习题
      第2章  Verilog HDL基础知识
        2.1  Verilog HDL的语言要素
          2.1.1  符号
          2.1.2  数据类型
          2.1.3  运算符
        2.2  模块
        2.3  端口
        本章小结
        思考题和习题
      第3章  Verilog HDL程序设计
        语句和描述方式
        3.1  数据流建模
        3.2  行为级建模
          3.2.1  过程语句
          3.2.2  语句块
          3.2.3  过程赋值语句
          3.2.4  过程连续赋值语句
          3.2.5  条件分支语句
          3.2.6  循环语句
        3.3  结构化建模
          3.3.1  模块级建模
          3.3.2  门级建模
          3.3.3  开关级建模
        本章小结
        思考题和习题
      第4章  Verilog HDL数字逻辑电路设计方法
        4.1  Verilog HDL的设计思想和可综合特性
        4.2  组合电路的设计
          4.2.1  数字加法器
          4.2.2  数据比较器
          4.2.3  数据选择器
          4.2.4  数字编码器
          4.2.5  数字译码器
          4.2.6  奇偶校验器
        4.3  时序电路的设计
          4.3.1  触发器
          4.3.2  计数器
          4.3.3  移位寄存器
          4.3.4  序列信号发生器
        4.4  有限同步状态机
        本章小结
        思考题和习题
      第5章  仿真验证与Testbench编写
        5.1  Verilog HDL电路仿真和验证概述
        5.2  Verilog HDL测试程序设计基础
          5.2.1  Testbench及其结构
          5.2.2  测试平台举例
          5.2.3  Verilog HDL仿真结果确认
          5.2.4  Verilog HDL仿真效率
        5.3  与仿真相关的系统任务
          5.3.1  $display和 $write
          5.3.2  $monitor和 $strobe
          5.3.3  $time和 $realtime
          5.3.4  $finish和 $stop
          5.3.5  $readmemb和 $readmemh
          5.3.6  $random
        5.4  信号时间赋值语句
          5.4.1  时间延迟的语法说明
          5.4.2  时间延迟的描述形式
          5.4.3  边沿触发事件控制
          5.4.4  电平敏感事件控制
        5.5  任务和函数
          5.5.1  任务
          5.5.2  函数
          5.5.3  任务与函数的区别
        5.6  典型测试向量的设计
          5.6.1  变量初始化
          5.6.2  数据信号测试向量的产生
          5.6.3  时钟信号测试向量的产生
          5.6.4  数据的同步产生和输出
          5.6.5  数据缓存的应用
          5.6.6  总线信号测试向量的产生
        5.7  基本门级元件和模块的延时建模
          5.7.1  门级延时建模
          5.7.2  模块延时建模
          5.7.3  与时序检查相关的系统任务
        5.8  编译预处理语句
          5.8.1  宏定义
          5.8.2  文件包含处理
          5.8.3  仿真时间标度
          5.8.4  条件编译
          5.8.5  其他语句
        本章小结
        思考题和习题
      第6章  Verilog HDL高级程序设计举例
        6.1  数字电路系统设计的层次化描述方法
        6.2  典型电路设计
          6.2.1  加法器树乘法器
          6.2.2  Wallace树乘法器
          6.2.3  复数乘法器
          6.2.4  FIR滤波器的设计
          6.2.5  片内存储器的设计
          6.2.6  FIFO设计
          6.2.7  键盘扫描和编码器
          6.2.8  log函数的Verilog HDL设计


      内容摘要
       本书系统地对VerilogHDL语法和程序设计进行了介绍,明确了数字可综合逻辑设计和测试仿真
      程序设计在VerilogHDL中的不同,通过对典型的组合逻辑电路、时序逻辑电路和测试程序的设计举例,较为完整地说明了VerilogHDL在数字集成电路中的使用方法,同时对系统级硬件描述语言
      SystemVerilog进行了简要描述。
      全书共8章,主要内容包括硬件描述语言和VerilogHDL概述、VerilogHDL的基本语法、
      VerilogHDL程序设计语句和描述方式、组合电路和时序电路的设计举例、VerilogHDL集成电路测试程序和测试方法、较为复杂的数字电路和系统的设计举例、数字集成电路中VerilogHDL的EDA工具及其使用、SystemVerilog常用语法和相关设计验证方法等。
      本书可作为电子信息类相关专业本科生和研究生的教材,也可作为数字集成电路设计工程师的参
      考书。


      配送说明

      ...

      相似商品

      为你推荐

    孔网啦啦啦啦啦纺织女工火锅店第三课

    开播时间:09月02日 10:30

    即将开播,去预约
    直播中,去观看