成功加入购物车
图书条目标准图
潘松 、 黄继业 编著 / 科学出版社 / 2010-06 / 平装
售价 ¥ 4.29 1.1折
定价 ¥39.00
品相 八五品
优惠 满包邮
延迟发货说明
上书时间2024-02-21
卖家超过10天未登录
EDA技术实用教程·VHDL版(第4版)/普通高等教育“十一五”国家级规划教材
《EDA技术实用教程:VHDL版(第4版)》根据课堂教学和实验操作的要求,以提高实际工程设计能为目的,深入浅出地对EDA技术、VHDL硬件描述语言、FPGA开发用及相关知识作了系统和完整的介绍,读者通过学习《EDA技术实用教程:VHDL版(第4版)》并完推荐的实验,能初步了解和掌握EDA的基本内容及实用技术。
全包括EDA的基本知识、常用EDA工具的使用方法和目标器件的结原理、以情景导向形式和实例为主的方法介绍的多种不同的设输入方法、对VHDL的设计优化以及基于EDA技术的典型设计项目各章都安排了习题和针对性较强的实验与设计项目。书中列举大部分VHDL设计实例和实验示例实现的EDA工具平台是Quartus9.0,硬件平台是CycloneⅢ系列FPGA,并在EDA实验系统上通过硬件测试。
《EDA技术实用教程:VHDL版(第4版)》可作为高等院校电子工程、通信、工业自动化计算机应用技术、电子对抗、仪器仪表、数字信号或图像处理学科的本科生或研究生的电子设计、EDA技术和VHDL硬件描述语的教材及实验指导书,同时也可作为相关专业技术人员的自学考书。
第1章 概述1.1 EDA技术及其发展1.2 EDA技术实现目标1.3 硬件描述语言1.4 HDL综合1.5 基于HDL的自顶向下设计方法1.6 EDA技术的优势1.7 EDA设计流程1.7.1 设计输入(原理图/HDL文本编辑)1.7.2 综合1.7.3 适配1.7.4 时序仿真与功能仿真1.7.5 编程下载1.7.6 硬件测试1.8 ASIC及其设计流程1.8.1 ASIC设计简介1.8.2 ASIC设计一般流程简述1.9 常用EDA工具1.9.1 设计输入编辑器1.9.HDL综合器1.9.3 仿真器1.9.4 适配器1.9.5 下载器1.10 Quartus II简介1.11 IP核1.12 EDA技术发展趋势习题第2章 FPGA/CPLD结构原理2.1 概述2.1.1 PLD的发展历程2.1.2 PLD分类2.2 简单PLD结构原理2.2.1 逻辑元件符号表示2.2.2 PROM结构原理2.2.3 PLA结构原理2.2.4 PAL结构原理2.2.5 GAL结构原理2.3 CPLD的结构及其工作原理2.4 FPGA的结构及其工作原理2.4.1 查找表逻辑结构2.4.2 Cyclone III系列器件的结构与原理2.5 硬件测试2.5.1 内部逻辑测试2.5.2.FlAG边界扫描测试2.5.3 嵌入式逻辑分析仪2.6 PLD产品概述2.6.1 Lattice公司的PLD器件2.6.2 Xilinx公司的PLD器件2.6.3.Altera公司的PLD器件2.6.4.Actel公司的PLD器件2.6.5 Altera的FPGA配置方式2.7 CPLD/FPGA的编程与配置2.7.1 CPLD在系统编程2.7.2 FPGA配置方式2.7.3 FPGA专用配置器件2.7.4 使用单片机配置FPGA2.7.5 使用CPLD配置FPGA习题第3章 VHDL设计初步3.1 组合电路的VHDL描述3.1.1 2选1多路选择器及其VHDL描述13.1.2 2选1多路选择器及其VHDL描述23.1.3 2选1多路选择器及其VHDL描述33.1.4 半加器及其VHDL的描述3.1.5 1位二进制全加器及其VHDL描述3.1.6 VHDL例化语句3.2 基本时序电路的VHDL描述3.2.1 D触发器的VHDL描述3.2.2 VHDL实现时序电路的不同表述3.2.3 异步时序电路设计3.3 计数器的VHDL设计3.3.1 4位二进制加法计数器设计3.3.2 整数类型3.3.3 计数器的其他VHDL表达方式3.4 实用计数器的VHDL设计习题第4章 Quartus II应用向导4.1 基本设计流程4.1.1 建立工作库文件夹和编辑设计文件4.1.2 创建工程4.1.3 编译前设置4.1.4 全程编译4.1.5 时序仿真4.1.6 应用RTL电路图观察器4.2 引脚设置与硬件验证4.2.1 引脚锁定4.2.2 编译文件下载4.2.3 AS模式编程4.2.4 JTFAG间接模式编程配置器件4.2.5 USB-Blaster编程配置器件使用方法4.2.6 其他的锁定引脚方法4.3 嵌入式逻辑分析仪使用方法4.4 编辑Signal Tap II的触发信号4.5 原理图输入设计方法4.5.1 层次化设计流程4.5.2 应用宏模块的多层次原理图设计4.5.3 74系列宏模块逻辑功能真值表查询4.6 keep属性应用4.7 Signal Probe使用方法4.8 Settings设置4.9 适配器Fitter设置4.10 HDL版本设置及Analysis&Synthesis功能4.11 Chip Planner应用4.11.1 Chip Planner应用实例4.11.2 Chip Planner功能说明4.11.3 利用Change Manager检测底层逻辑4.12 Synplify Pro的应用及其与Quartus II接口4.12.1 Synplify Pro设计指南4.12.2 Synplify Pro与Quartus II的接口方法习题实验与设计4-1 设计含异步清零和同步加载与时钟使能的计数器4-4 4选l多路选择器设计实验4-3 用文本和原理图输入法设计8位全加器4-4 十六进制7段数码显示译码器设计4-5 原理图输入法设计8位十进制显示的频率计4-6 数码扫描显示电路设计第5章 VHDL设计进阶5.1 数据对象5.1.1 常数5.1.2 变量5.1.3 信号5.1.4 进程中的信号赋值与变量赋值5.2 VHDL设计实例及其语法内涵5.2.1 含同步并行预置功能的8位移位寄存器设计5.2.2 移位模式可控的8位移位寄存器设计5.2.3 位矢中‘1’码个数统计电路设计5.2.4 三态门设计5.2.5 双向端口的设计方法5.2.6 三态总线电路设计5.2.7 双边沿触发时序电路设计讨论5.3 顺序语句归纳5.3.1 进程语句格式5.3.2 进程结构组成5.3.3 进程要点5.4 并行赋值语句讨论5.5 IF语句概述5.6 半整数与奇数分频电路设计5.7 仿真延时5.7.1 固有延时5.7.2 传输延时5.7.3 仿真65.8 VHDL的RTL表述5.8.1 行为描述5.8.2 数据流描述5.8.3 结构描述习题实验与设计5-1 半整数与奇数分频器设计5-2 简易分频器设计5-3 VGA彩条信号显示控制电路设计……第6章 宏功能模块与IP应用第7章 VHDL有限状态机设计第8章 系统优化和时序分析第9章 VHDL结构与要素第10章 VHDL基本语句第11章 系统仿真附录主要参考文献
展开全部
配送说明
...
相似商品
为你推荐
开播时间:09月02日 10:30