成功加入购物车

去购物车结算 X
浩子书屋
  • pci express体系结构导读 编程语言

pci express体系结构导读 编程语言

举报

编程语言 新华书店全新正版书籍

  • 装帧:    平装
  • 开本:    16开
  • 页数:    443页
  • 字数:    704千字
  • 出版时间: 
  • 版次:  1
  • 装帧:  平装
  • 开本:  16开
  • 页数:  443页
  • 字数:  704千字

售价 59.90 6.1折

定价 ¥99.00 

品相 全新品相描述

优惠 满包邮

优惠 满减券
    运费
    本店暂时无法向该地区发货

    延迟发货说明

    时间:
    说明:

    上书时间2021-12-07

    数量
    库存17
    微信扫描下方二维码
    微信扫描打开成功后,点击右上角”...“进行转发

    卖家超过10天未登录

    • 商品详情
    • 店铺评价
    手机购买
    微信扫码访问
    • 商品分类:
      计算机与互联网
      货号:
      xhwx_1201956906
      品相描述:全新
      正版特价新书
      商品描述:
      目录:


      前言
      第ⅰ篇 pci体系结构概述
      章 pci线的基本知识
      1.1 pci线的组成结构
      1.1.1 host主桥
      1.1.2 pci线
      1.1.3 pci设备
      1.1.4 host处理器
      1.1.5 pci线的负载
      1.2 pci线的信号定义
      1.2.1 地址和数据信号
      1.2.2 接控制信号
      1.2.3 仲裁信号
      1.2.4 中断请求等其他信号
      1.3 pci线的存储器读写线事务
      1.3.1 pci线事务的时序
      1.3.2 ted和nonted传送方式
      1.3.3 host处理器访问pci设备
      1.3.4 pci设备读写主存储器
      1.3.5 delayed传送方式
      1.4 pci线的中断机制
      1.4.1 中断信号与中断控制器的连接关系
      1.4.2 中断信号与pci线的连接关系
      1.4.3 中断请求的同步
      1.5 pci线简介
      1.5.1 split线事务
      1.5.2 线传送协议
      1.5.3 基于数据块的突发传送
      1.6 小结
      第2章 pci线的桥与配置
      2.1 存储器域与pci线域
      2.1.1 cpu域、dram域与存储器域
      2.1.2 pci线域
      2.1.3 处理器域
      2.2 host主桥
      2.2.1 pci设备配置空间的访问机制
      2.2.2 存储器域地址空间到pci线域地址空间的转换
      2.2.3 pci线域地址空间到存储器域地址空间的转换
      2.2.4 x86处理器的host主桥
      2.3 pci桥与pci设备的配置空间
      2.3.1 pci桥
      2.3.2 pciagent设备的配置空间
      2.3.3 pci桥的配置空间
      2.4 pci线的配置
      2.4.1 type01h和type00h配置请求
      2.4.2 pci线配置请求的转换原则
      2.4.3 pci线树bus号的初始化
      2.4.4 pci线device号的分配
      2.5 非透明pci桥
      2.5.1 intel 21555中的配置寄存器
      2.5.2 通过非透明桥片进行数据传递
      2.6 小结
      第3章 pci线的数据交换
      3.1 pci设备bar空间的初始化
      3.1.1 存储器地址与pci线地址的转换
      3.1.2 pci设备bar寄存器和pci桥base、limit寄存器的初始化
      3.2 pci设备的数据传递
      3.2.1 pci设备的正向译码与负向译码
      3.2.2 处理器到pci设备的数据传送
      3.2.3 pci设备的dma作
      3.2.4 pci桥的bining、merging和collaing
      3.3 与cache相关的pci线事务
      3.3.1 cache一致的基本概念
      3.3.2 pci设备对不可cache的存储器空间进行dma读写
      3.3.3 pci设备对可cache的存储器空间进行dma读写
      3.3.4 pci设备进行dma写时发生cache命中
      3.3.5 dma写时发生cache命中的优化
      3.4 预读机制
      3.4.1 指令预读
      3.4.2 数据预读
      3.4.3 软件预读
      3.4.4 硬件预读
      3.4.5 pci线的预读机制
      3.5 小结
      第ⅱ篇 pcie xpress体系结构概述
      第4章 pcie线概述
      4.1 pcie线的基础知识
      4.1.1 端到端的数据传递
      4.1.2 pcie线使用的信号
      4.1.3 pcie线的层次结构
      4.1.4 pcie链路的扩展
      4.1.5 pcie设备的初始化
      4.2 pcie体系结构的组成部件
      4.2.1 基于pcie架构的处理器系统
      4.2.2 rc的组成结构
      4.2.3 switch
      4.2.4 vc和端仲裁
      4.2.5 pcie-to-pci/pci-x桥片
      4.3 pcie设备的扩展配置空间
      4.3.1 power management capability结构
      4.3.2 pci express capajbility结构
      4.3.3 pci express extended capabilities结构
      4.4 小结
      第5章 montevilna的mch和ich
      5.1 pci线0的device 0设备
      5.1.1 epbar寄存器
      5.1.2 mchbar寄存器
      5.1.3 其他寄存器
      5.2 montevina台的存储器空间的组成结构
      5.2.1 legacy地址空间
      5.2.2 dram域
      5.2.3 存储器域
      5.3 存储器域的pci线地址空间
      5.3.1 pci设备使用的地址空间
      5.3.2 pcie线的配置空间
      5.4 小结
      第6章 pcie线的事务层
      6.1 tlp的格式
      6.1.1 通用tlp头的fmt字段和type字段
      6.1.2 tc字段
      6.1.3 attr字段
      6.1.4 通用tlp头中的其他字段
      6.2 flp的路由
      6.2.1 基于地址的路由
      6.2.2 基于id的路由
      6.2.3 隐式路由
      6.3 存储器、i/o和配置读写请求tlp
      6.3.1 存储器读写请求tlp
      6.3.2 完成报文
      6.3.3 配置读写请求tlp
      6.3.4 消息请求报文
      6.3.5 pcie线的原子作
      6.3.6 tlp processing hint
      6.4 tlp中与数据负载相关的参数
      6.4.1 max-payload-size参数
      6.4.2 max-read-request-size参数
      6.4.3 rcb参数
      6.5 小结
      第7章 pcie线的数据链路层与物理层
      7.1 数据链路层的组成结构
      7.1.1 数据链路层的状态
      7.1.2 事务层如何处理dl_down和dl_up状态
      7.1.3 dllp的格式
      7.2 ack/nak协议
      7.2.1 发送端如何使用ack/nak协议
      7.2.2 接收端如何使用ack/nak协议
      7.2.3 数据链路层发送报文的顺序
      7.3 物理层简介
      7.3.1 pcie链路的差分信号
      7.3.2 物理层的组成结构
      7.3.3 8/10b编码与解码
      7.4 小结
      第8章 pcie线的链路训练与电源管理
      8.1 pcie链路训练简介
      8.1.1 链路训练使用的字符序列
      8.1.2 electrical idle状态
      8.1.3 receivel detect识别逻辑
      8.2 ltssm状态机
      8.2.1 detect状态
      8.2.2 polling状态
      8.2.3 configuration状态
      8.2.4 recovery状态
      8.2.5 ltssm的其他状态
      8.3 pcie线的aspm
      8.3.1 与电源管理相关的链路状态
      8.3.2 l0状态
      8.3.3 l0s状态
      8.3.4 l1状态
      8.3.5 l2状态
      8.4 pci pm机制
      8.4.1 pcie设备的d-state
      8.4.2 d-state的状态迁移
      8.5 小结
      第9章 流量控制
      9.1 流量控制的基本
      9.1.1 rate-based流量控制
      9.1.2 credit-based流量控制
      9.2 credit-based机制使用的算
      9.2.1 n123算和n123+算
      9.2.2 n23算
      9.2.3 流量控制机制的缓冲管理
      9.3 pcie线的流量控制
      9.3.1 pcie线流量控制的缓存管理
      9.3.2 current节点的credit
      9.3.3 vc的初始化
      9.3.4 pcie设备如何使用fcf
      9.4 小结
      0章 msi和msi-x中断机制
      10.1 msi/msi-x capability结构
      10.1.1 msi capability结构
      10.1.2 msi-x capability结构
      10.2 powerpc处理器如何处理msi中断请求
      10.2.1 i中断机制使用的寄存器
      10.2.2 系统软件如何初始化pcie设备的msi capability结构
      10.3 x86处理器如何处理msi-x中断请求
      10.3.1 message address字段和message data字段的格式
      10.3.2 fsb interrupt message线事务
      10.4 小结
      1章 pci/pcie线的序
      11.1 生产/消费者模型
      11.1.1 生产/消费者的工作
      11.1.2 生产/消费者模型在pci/pcie线中的实现
      11.2 pci线的死锁
      11.2.1 缓冲管理引发的死锁
      11.2.2 数据传送序引发的死锁
      11.3 pci线的序
      11.3.1 pci线序的通用规则
      11.3.2 delayed线事务的传送规则
      11.3.3 pci线事务通过pci桥的顺序
      11.3.4 lock,delayed和ted线事务间的关系
      11.4 pcie线的序
      11.4.1 tlp传送的序
      11.4.2 id-base ordering
      11.4.3 msi报文的序
      11.5 小结
      2章 pcie线的应用
      12.1 capric卡的工作
      12.1.1 bar空间
      12.1.2 capric卡的初始化
      12.1.3 dma写
      12.1.4 dma读
      12.1.5 中断请求
      12.2 capric卡的数据传递
      12.2.1 dma写使用的tlp
      12.2.2 dma读使用的tlp
      12.2.3 capric卡的中断请求
      12.3 基于pcie线的设备驱动
      12.3.1 caprie卡驱动程序的加载与卸载
      12.3.2 caprie卡的初始化与关闭
      12.3.3 capric卡的dma读写作
      12.3.4 capric卡的中断处理
      12.3.5 存储器地址到pci线地址的转换
      12.3.6 存储器与cache的同步
      12.4 capric卡的延时与带宽
      12.4.1 tlp的传送开销
      12.4.2 pcie设备的dma读写延时
      12.4.3 capric卡的优化
      12.5 小结
      3章 pcie线与虚拟化技术
      13.1 iommu
      13.1.1 iommu的工作
      13.1.2 ia处理器的vt-d
      13.1.3 amd处理器的iommu
      13.2 ats(address translation services)
      13.2.1 tlp的at字段
      13.2.2 地址转换请求
      13.2.3 invalidate atc
      13.3 sr-iov与mr-iov
      13.3.1 sr-iov技术
      13.3.2 mr-iov技术
      13.4 小结
      第ⅲ篇 linux与pci线
      4章 linux pci的初始化过程
      14.1 linuxx86对pci线的初始化
      14.1.1 pcibus_class_init与pci_driver_init
      ……
      5章 linuxpci的中断处理
      参文献


      内容简介:

      王齐编著的pciexpress体系结构导读讲述了与pci及pciexpress线相关的很为基础的内容,并介绍了一些必要的、与pci线相关的处理器体系结构知识,这也是本书的重点所在。深入理解处理器体系结构是理解pci与pciexpress线的重要基础。读者通过对pciexpress体系结构导读的学,可pci与pciexpress线自身的内容,理解在一个通用处理器系统中局部线的设计思路与实现方,从而理解其他处理器系统使用的局部线。本书适用于希望多了解一些硬件的软件工程师,以及希望多了解一些软件的硬件工程师,也可供电子工程和计算机类的自学参。

      配送说明

      ...

      相似商品

      为你推荐

    孔网啦啦啦啦啦纺织女工火锅店第三课

    开播时间:09月02日 10:30

    即将开播,去预约
    直播中,去观看