成功加入购物车
李洪革 著 / 电子工业出版社 / 2011-01 / 平装
售价 ¥ 88.00
品相 九品
优惠 满包邮
延迟发货说明
上书时间2022-06-29
卖家超过10天未登录
电子信息与电气学科规划教材·电子信息科学与工程类专业:FPGA/ASIC高性能数字系统设计
《FPGA/ASIC高性能数字系统设计》是高性能数字集成系统设计的基础教材,作者从硬件描述语言VerilogHDL描述入手,重点阐述了高性能集成化数字电路的电路结构、面积优化、时序优化、速度优化、功耗优化和可重构设计等问题。《FPGA/ASIC高性能数字系统设计》还给出了复杂数字系统的两种实现方案FPGA/ASIC的具体实现方案。全书共分11章,主要包含复杂数字系统设计问题前瞻、VerilogHDL语言基础、电路结构优化、状态机及数据路径、时序/时钟域、低功耗、可重构设计及其具体FPGA/ASIC设计实现方法。《FPGA/ASIC高性能数字系统设计》通过大量设计实例讨论高性能设计思想和方法,同时,针对当前工业界人士的问题和需求,有的放矢地分析和解释了相关具体设计案例。
《FPGA/ASIC高性能数字系统设计》可作为普通高等院校、科研院所电子信息、通信工程、电气工程、计算机等相关专业的本科生和研究生教材,还可作为数字集成系统领域工程技术人员的参考书。
第1章FPGAASIC设计方法概述1.1电子系统发展历史1.2高性能集成化设计1.3数字集成化设计流程1.4数字系统实现方法1.5集成化设计发展趋势1.6集成设计应用前景习题参考文献第2章Verilog硬件描述语言2.1基本概念2.2VerilogHDL基本结构2.3模块与声明2.3.1模块命名2.3.2信号命名2.3.3端口声明2.3.4变量声明2.3.5‘include与’define2.3.6代码编写规范2.4数据类型与运算符2.4.1数字声明2.4.2数值逻辑2.4.3常量数据类型2.4.4数据类型2.4.5运算符和表达式2.5行为建模2.5.1行为描述模块2.5.2条件语句2.5.3循环语句2.5.4任务与函数2.5.5混合设计模式2.5.6测试激励2.6Verilog-2001设计规则2.7Verilog基本模块2.7.1组合逻辑2.7.2时序逻辑2.8本章小结习题参考文献第3章高性能电路设计3.1电路面积缩减3.1.1代码编写优化3.1.2条件语句处理3.1.3资源共享3.1.4时序电路的优化3.2高速电路设计3.2.1树形结构化设计3.2.2电路扇出3.2.3基于信号传播速度的处理3.2.4流水线设计3.3模块接口设计3.3.1数据流量3.3.2模块间的协议传输3.4复位信号与毛刺消除3.4.1复位信号3.4.2毛刺消除设计习题参考文献第4章运算单元与结构4.1数值计算4.2加法器4.2.1加法器4.2.2超前进位加法器4.2.3进位旁路加法器4.2.4进位选择加法器4.3乘法器4.3.1阵列乘法器4.3.2高速乘法器4.4数字信号处理4.4.1有限冲激响应滤波器4.4.2无限冲激响应滤波器4.4.3脉动阵列4.5有限域GF(2n运算4.5.1定义4.5.2有限域多项式习题参考文献第5章状态机与数据路径5.1有限状态机5.1.1基本概念5.1.2状态机分类5.1.3状态机描述方法5.1.4状态机的编码风格5.1.5可综合的FSM编码5.1.6状态机的优化5.1.7状态机容错和设计准则5.2数据路径5.2.1概述5.2.2时间调度与分配5.2.3数据路径设计实例习题参考文献第6章时序与时钟6.1时序电路6.1.1基本概念6.1.2稳态与亚稳态6.1.3时钟信号6.1.4时钟分布6.1.5电路延时6.2时钟域6.2.1同步与异步6.2.2异步电路通信6.2.3多时钟域复位问题习题参考文献第7章低功耗设计7.1基本原理7.1.1动态开关功耗7.1.2短路功耗7.1.3静态功率消耗7.2低功耗设计方法7.2.1系统级低功耗法7.2.2算法级低功耗法7.2.3结构级低功耗法7.2.4电路级低功耗法7.2.5泄漏功耗消减法习题参考文献第8章FPGA与可重构计算8.1可重构器件8.1.1可重构器件现状8.1.2可重构的分类8.2可重构电路结构8.2.1FPGA电路结构8.2.2动态可重构系统8.2.3专用可重构系统参考文献第9章数字系统设计实例9.1AES加解密系统9.1.1AES算法概述9.1.2AES算法结构9.1.3芯片内部电路系统架构9.1.4芯片硬件描述语言设计9.2通信基带系统9.2.1无线通信系统9.2.2RFID基带设计参考文献第10章FPGA设计方法10.1新建工程10.2新建代码10.3代码仿真10.4IPCore的使用10.5逻辑综合10.6配置实现10.7分析、报告10.8测试参考文献第11章ASIC设计方法11.1ASIC定义及设计流程11.2逻辑综合11.2.1逻辑综合工具DesignCompiler介绍11.2.2DC基本概念11.2.3DC设计流程11.3布局布线物理设计11.3.1FloorPlan11.3.2TimingSetup211.3.3Placement211.3.5CTS211.3.5Route11.3.6DFM11.4版图验证、修正11.4.1版图验证11.4.2后仿真11.4.3流片参考文献
展开全部
配送说明
...
相似商品
为你推荐
开播时间:09月02日 10:30